Ригель (микропроцессор) - Rigel (microprocessor)

Матрица DEC Rigel DC523 FPA
Снимок экрана контроллера кеш-памяти DEC Rigel DC592

Ригель был микропроцессор чипсет разработан и изготовлен Корпорация цифрового оборудования (DEC), который реализовал VAX архитектура набора команд (ISA). Он был введен 11 июля 1989 года с введением VAX 6000 Модель 400, первая система с чипсетом. Ригель также использовался в VAX 4000 Модель 300 и VAXstation 3100 Model 76. Производственные процессоры Rigel имели номинальные частоты от 35 до 43 МГц.

Ригель чипсет состоял из нескольких устройств:

Кроме того, еще два устройства реализовали VAX векторный процессор вариант; они включали микросхему набора векторных регистров DC555 (СТИХ) и микросхему тракта векторных данных DC556 (УСЛУГА).

Чипы поддержки для систем на базе Rigel включали RSSC (чип поддержки системы Rigel) и Гидра, микросхема системного интерфейса VAX 4000.

REX520

Кадр процессора DEC Rigel DC520

Архитектура Ригеля была основана на VAX 8800 процессор. Он имеет шестиступенчатый конвейер микрокоманд и полностью ассоциативный буфер просмотра трансляции на 64 входа. Набор микросхем Rigel поддерживает дополнительный векторный процессор REX520 декодировал любые векторные инструкции и передавал их на чип векторного интерфейса (VC) от REX520.

REX520 имеет унифицированный первичный кэш размером 2 КБ, настраиваемый как кэш инструкций, и внешний вторичный кэш 128 КБ (резервный кеш), реализованный с помощью CMOS. статическая оперативная память (SRAM) микросхемы. REX520 имеет внешний кэш, потому что основной кэш VAX 8800 размером 64 КБ не может быть интегрирован на одном кристалле. Контроллер резервного кэша располагался на микросхеме VC.

REX520 состоит из 320 000 транзисторов, из которых 140 000 предназначены для логики и 180 000 - для памяти. Размер матрицы составляет 12 мм на 12 мм (144 мм²). Он был упакован в 224-свинцовый керамический корпус с выводами.

Изготовление

Чипсет был изготовлен компанией DEC во втором поколении. комплементарный металл – оксид – полупроводник (CMOS) процесс, CMOS-2. Процесс имел минимальный размер элемента 1,5 мкм и два уровня алюминиевый соединитель.

Мэрайя

Мэрайя была переработанной версией набора микросхем Rigel, изготовленной DEC по технологии CMOS-3 1 мкм с более высокими тактовыми частотами от 62 до 71 МГц. CPU, FPU и контроллер кеш-памяти Mariah были обозначены как DC595, DC596 и DC597 соответственно. Усовершенствования по сравнению с Rigel включали кеш-память первого уровня размером 4 КБ и 32-разрядную адресацию физической памяти в процессоре Mariah, а также обратная запись кэширование реализовано в микросхеме контроллера кеша. Мэрайя использовалась в VAX 6000 Model 500, MicroVAX 3100 Модель 80 и VAXstation 4000 Модель 60.

Рекомендации